半導体技術(プロセスルール, FPGA, ASIC)

このカテゴリの用語

レイアウトエディタ

レイアウトエディタ 英語表記: Layout Editor 概要 レイアウトエディタは、半導体集積回路(ICやASIC)の物理設計(バックエンド)工程で使用される、非常に専門的なグラフィカルインターフェースを持つソフトウ […]

フォーマル検証

フォーマル検証 英語表記: Formal Verification 概要 フォーマル検証は、半導体設計(ASICやFPGA)のフロントエンド工程において、設計された回路の論理的な正しさを数学的手法を用いて厳密に証明する検 […]

静的タイミング解析

静的タイミング解析 英語表記: Static Timing Analysis 概要 静的タイミング解析(STA)は、設計したデジタル半導体回路が、目標とする動作周波数で正しく動作できるかどうかを、シミュレーションを実行せ […]

Siemens EDA(シーメンスイーディーエー)

“` Siemens EDA(シーメンスイーディーエー) 英語表記: Siemens EDA 概要 Siemens EDAは、半導体チップの設計、検証、製造を自動化するためのソフトウェアを提供する世界的な大手 […]

Cadence(ケイデンス)

Cadence(ケイデンス) 英語表記: Cadence 概要 Cadence(ケイデンス)は、電子設計自動化(EDA: Electronic Design Automation)ソフトウェアを提供する世界的な大手企業、 […]

Synopsys(シノプシス)

Synopsys(シノプシス) 英語表記: Synopsys 概要 Synopsys(シノプシス)は、半導体設計プロセスにおいて不可欠なソフトウェアを提供する、世界トップクラスのEDA(Electronic Design […]

テープアウト

テープアウト 英語表記: Tape-out 概要 テープアウトとは、特定用途向け集積回路(ASIC)の設計プロセスにおいて、徹底的な検証とテストが完了した後、その設計データを半導体製造工場(ファウンドリ)に引き渡す最終工 […]

DFT (Design for Test)(ディーエフティー)

DFT (Design for Test)(ディーエフティー) 英語表記: DFT (Design for Test) 概要 DFT(Design for Test)、日本語では「テスト容易化設計」と呼ばれるこの技術は、 […]

シミュレーション

シミュレーション 英語表記: Simulation 概要 シミュレーションとは、半導体技術(ASIC設計)の分野において、実際に集積回路(ICチップ)を製造する前に、設計された回路の機能やタイミングが意図通りに動作するか […]