PA(ピーエー)
PA(ピーエー) 英語表記: PA (Physical Address) 概要 PAとは、コンピュータのメインメモリ(主記憶装置)において、データやプログラムが実際に格納されている「物理的な場所」を一意に特定するためのア […]
PA(ピーエー) 英語表記: PA (Physical Address) 概要 PAとは、コンピュータのメインメモリ(主記憶装置)において、データやプログラムが実際に格納されている「物理的な場所」を一意に特定するためのア […]
VA(ブイエー) 英語表記: VA (Virtual Address) 概要 VA(仮想アドレス)とは、コンピュータの構成要素の中で、プログラムがメモリを参照する際に使用する、抽象化された論理的なアドレスのことです。これ […]
アドレス変換(VA→PA) 英語表記: Address Translation (VA to PA) 概要 アドレス変換(VA→PA)とは、CPUが生成した仮想アドレス(Virtual Address: VA)を、実際に […]
ページテーブル 英語表記: Page Table 概要 ページテーブルは、コンピュータの構成要素の中でも、特に制御装置(命令の解釈と制御信号)の機能の一部を担うメモリ管理ユニット(MMU)が利用する、非常に重要なデータ構 […]
投機実行とロールバック 英語表記: Speculative Execution and Rollback 概要 投機実行とロールバックは、コンピュータの構成要素の中でも、CPUの心臓部である制御装置(命令の解釈と制御信号 […]
BHT(ビーエイチティー) 英語表記: BHT (Branch History Table) 概要 BHT(分岐履歴テーブル)は、CPUの制御装置が命令を効率よく処理するために用いる、過去の分岐命令の実行結果を記録した小 […]
BTB(ビーティービー) 英語表記: BTB (Branch Target Buffer) 概要 BTB(Branch Target Buffer、分岐ターゲットバッファ)は、高性能なCPUの制御装置に組み込まれている、 […]
動的分岐予測 英語表記: Dynamic Branch Prediction 概要 動的分岐予測は、「コンピュータの構成要素」の中でも特に「制御装置(命令の解釈と制御信号)」の効率を劇的に向上させるための高度な技術です。 […]
フォワーディング 英語表記: Forwarding 概要 フォワーディングとは、高性能なプロセッサの動作を支える「命令パイプライン制御」において、処理の効率を低下させる「データハザード」を解決するための非常に重要な技術で […]
制御ハザード対策(セイギョハザードタイサク) 英語表記: Control Hazard Mitigation 概要 制御ハザード対策とは、コンピュータの心臓部である制御装置が命令を実行する際、処理速度を向上させるための「 […]