論理回路とゲート

このカテゴリの用語

ALU(ALU: エーエルユー)

ALU(ALU: エーエルユー) 英語表記: ALU (Arithmetic Logic Unit) 概要 ALU(算術論理演算ユニット)は、コンピュータの中央処理装置(CPU)の中核を担う、演算処理を専門とする非常に重 […]

デコーダ/エンコーダ

デコーダ/エンコーダ 英語表記: Decoder/Encoder 概要 デコーダ(Decoder)とエンコーダ(Encoder)は、デジタルシステムの中核を担う「組合せ回路」の一種であり、情報の流れを効率的に制御するため […]

デマルチプレクサ

デマルチプレクサ 英語表記: Demultiplexer 概要 デマルチプレクサ(Demultiplexer、略称:DMUX)は、デジタル回路における重要な機能ブロックであり、たった一本の入力信号を、複数の出力線の中から […]

マルチプレクサ

マルチプレクサ 英語表記: Multiplexer 概要 マルチプレクサ(MUX)は、「論理回路とゲート」を構成する要素のうち、「組合せ回路」に分類される基本的なデジタル回路です。その役割は、複数のデータ入力信号の中から […]

コンパレータ

コンパレータ 英語表記: Comparator 概要 コンパレータは、デジタル回路における非常に基本的な「組合せ回路」の一つであり、その名の通り、二つの入力データ間の関係(等しいか、大きいか、小さいか)を瞬時に比較し、そ […]

全加算器

全加算器 英語表記: Full Adder 概要 全加算器(ぜんかさんき)は、論理回路において、1ビットの二進数の加算を実行するための組合せ回路です。これは、加算される2つの入力ビット(AとB)に加えて、下位の桁からの「 […]

半加算器

半加算器 英語表記: Half Adder 概要 半加算器(Half Adder)は、「論理回路とゲート」の分野において、基本的な演算機能を担う「組合せ回路」の「基本ブロック」として定義されます。これは、2つの1ビットの […]

論理式簡約

論理式簡約 英語表記: Logic Simplification 概要 論理式簡約(Logic Simplification)とは、与えられた複雑な論理式が持つ真理値(入力に対する出力結果)を一切変えることなく、その式を […]

多段回路

多段回路 英語表記: Multi-level Circuits 概要 多段回路(ただんかいろ)とは、「論理回路とゲート」を構成する際に、論理ゲートを直列に、三段以上接続して構築される論理回路のことを指します。これは「真理 […]

共通因子化

共通因子化 英語表記: Factoring 概要 共通因子化(きょうつういんしか)は、「論理回路とゲート」の分野において、「真理値表と論理式」から得られたブール代数表現を最適化するための基本的な手法の一つです。これは、複 […]