シンクロナイザ
シンクロナイザ 英語表記: Synchronizer 概要 シンクロナイザは、デジタル論理回路において、非同期な入力信号を特定のクロックドメイン(同期領域)に安全に取り込むために使用される非常に重要な回路です。これは、異 […]
シンクロナイザ 英語表記: Synchronizer 概要 シンクロナイザは、デジタル論理回路において、非同期な入力信号を特定のクロックドメイン(同期領域)に安全に取り込むために使用される非常に重要な回路です。これは、異 […]
クロックドメインクロッシング 英語表記: Clock Domain Crossing (CDC) 概要 クロックドメインクロッシング(CDC)とは、デジタル論理回路において、異なる動作周波数や位相を持つ、完全に独立したク […]
メタステビリティ 英語表記: Metastability 概要 メタステビリティ(Metastability、準安定状態)とは、デジタル論理回路、特にフリップフロップのような同期要素が、非同期な入力信号を受け取った際に陥 […]
伝搬遅延 英語表記: Propagation Delay 概要 伝搬遅延(Propagation Delay)とは、デジタル回路を構成する論理ゲートやフリップフロップにおいて、入力信号が変化してから、その変化が原因となっ […]
ホールド時間 英語表記: Hold Time 概要 ホールド時間(Hold Time)とは、「論理回路とゲート」を構成するフリップフロップなどの順序回路において、クロック信号のエッジ(立ち上がりまたは立ち下がり)が入力さ […]
セットアップ時間 英語表記: Setup Time 概要 セットアップ時間(Setup Time)とは、デジタルシステムにおける記憶素子、特にフリップフロップ(FF)などの論理回路が、入力データ(D)をクロック信号(CL […]
クロックツリー 英語表記: Clock Tree 概要 クロックツリーとは、集積回路(LSI)内部において、中央で生成されたクロック信号をチップ全体に効率的かつ正確に分配するための、階層的で対称的な配線およびバッファの構 […]
PLL(PLL: ピーエルエル) 英語表記: Phase-Locked Loop 概要 PLL(Phase-Locked Loop、位相固定ループ)は、入力された信号の周波数と位相に正確に同期した安定したクロック信号を生 […]
クロックジェネレータ 英語表記: Clock Generator 概要 クロックジェネレータは、デジタルシステムや論理回路とゲートの動作基準となる、一定の周期を持つパルス信号(クロック信号)を生成するための専用回路です。 […]