フルアソシアティブ方式
フルアソシアティブ方式 英語表記: Fully Associative Method 概要 フルアソシアティブ方式は、メモリ階層の中でCPUと主記憶の速度差を埋める役割を担うキャッシュメモリの構造を決定する、最も柔軟性の […]
フルアソシアティブ方式 英語表記: Fully Associative Method 概要 フルアソシアティブ方式は、メモリ階層の中でCPUと主記憶の速度差を埋める役割を担うキャッシュメモリの構造を決定する、最も柔軟性の […]
セットアソシアティブ方式 英語表記: Set-Associative Method 概要 セットアソシアティブ方式は、CPUのキャッシュメモリ(メモリ階層における最上位の高速メモリ)において、主記憶(メインメモリ)上のデ […]
直接マップ方式 英語表記: Direct Mapped Method 概要 直接マップ方式は、「メモリ階層」における最も基本的かつ単純な「キャッシュ構造」の一つであり、メインメモリ(DRAM)上の特定のデータブロックを、 […]
書き込みポリシー 英語表記: Write Policy 概要 書き込みポリシーとは、CPUが高速なキャッシュメモリ内のデータを更新した際、その変更をいつ、どのように低速なメインメモリ(DRAM)に反映させるかを定めるルー […]
キャッシュミス 英語表記: Cache Miss 概要 キャッシュミス(Cache Miss)とは、中央処理装置(CPU)がデータや命令を要求した際、最も高速な記憶領域であるCPUキャッシュ内に、目的のデータが存在しない […]
キャッシュヒット 英語表記: Cache Hit 概要 キャッシュヒットとは、CPU(中央処理装置)がデータや命令を要求した際に、主記憶(DRAM)よりも高速で小容量なキャッシュメモリ内に、その要求されたデータがすでに存 […]
L3 キャッシュ(エルスリーキャッシュ) 英語表記: L3 Cache 概要 L3キャッシュは、CPU内部のメモリ階層における最も遅く、しかし最も容量の大きいキャッシュメモリです。これは、非常に高速で容量の小さいL1キャ […]
L2 キャッシュ(エルツーキャッシュ) 英語表記: L2 Cache 概要 L2キャッシュは、CPUの処理速度を劇的に向上させるために導入された、メモリ階層における中間レベルの高速キャッシュメモリです。これは、最も高速で […]
L1 キャッシュ(エルワンキャッシュ) 英語表記: L1 Cache 概要 L1キャッシュは、CPU(中央演算処理装置)のコアに内蔵されている、最も高速でアクセスが可能な超小容量の記憶領域です。これは「メモリ階層(キャッ […]